您的当前位置:首页>资讯 > 正文

Intel关键新突破:晶体管缩小50%、封装密度提升10倍

来源:快科技 时间:2021-12-14 13:35:15

在日前的2021 IEEE IDM(国际电子器件会议)上,Intel公布、展示了在封装、晶体管、量子物理学方面的关键技术新突破,可推动摩尔定律继续发展,超越未来十年。

据介绍,Intel的组件研究团队致力于在三个关键领域进行创新:

一是通过研究核心缩放技术,在未来产品中集成更多晶体管。

Intel计划通过 混合键合(hybrid bonding) ,解决设计、制程工艺、组装难题, 将封装互连密度提升10倍以上。

今年7月的时候,Intel就公布了新的Foveros Direct封装技术,可实现 10微米以下的凸点间距 ,使3D堆叠的互连密度提高一个数量级。

未来通过GAA RibbonFET晶体管、堆叠多个CMOS晶体管,Intel计划实现 多达30-50%的逻辑电路缩放 ,在单位面积内容纳更多晶体管。

【来源:快科技】【作者:上方文Q】

标签: Intel CPU处理器 晶体管 Intel关键新突破:晶体管缩小50

最新新闻:

新闻放送

关于我们 | 联系我们 | 投稿合作 | 法律声明 | 广告投放
 

版权所有©2017-2020   三秦科技网
 

所载文章、数据仅供参考,使用前务请仔细阅读网站声明。本站不作任何非法律允许范围内服务!
 

豫ICP备20023378号-14
 

联系我们: 98 28 36 7@qq.com
 

Top